¿En qué fase del DLX tiene lugar el cálculo de la dirección de un dato en memoria? Correct Kahoot **MEM** WB

¿En qué etapa/s de segmentación **NO** se efectúa ninguna acción durante la ejecución de **beqz** ?



#### ¿Qué tipo de paralelismo explota la segmentación?



#### Dada la máquina A, calcula la ganacia si la segmentación añade 5ns de sobrecarga al clk





Correct +1000

SUB R2, R2, R1 LW R5, 0(R5) ADDI R4, R5, 1 ADD R5, R4, R1



### Si salto no efectivo, resuelto en etapa ID. Hay forwarding. ¿Ciclos para ejecutar el código?

bnez \$a0, ETQ addi \$sp, \$sp, -4 sw \$ra, 0(\$sp) sw \$s0, 4(\$sp) sw \$s1, 8(\$sp) addi \$s0, \$a0, 0 lw \$s1, 0(\$s0) lw \$a0, 4(\$s0)



Wrong We believe in you!

SUB R2, R2, R1 LW R5, 0(R5) ADDI R4, R5, 1 ADD R5, R4, R1



### En un diseño segmentado con **forwarding** se ejecutan las dos secuencias de la figura.

9

(A) lw \$t1,4(\$t0) sw \$t1,16(\$t2) beq \$t1,\$t3, ETQ (B) lw \$t1,4(\$t0) sw \$t2,16(\$t3) beg \$t0,\$t3, ETQ Ni (A) ni (B) se ven afectados por el (A) no se ve afectado. (B) será más rápido con forwarding forwarding (A) serà más rápido con forwarding, (B) no Tanto (A) como (B) serán más rápidos con se ve afectado forwarding

Answer streak lost

Dust yourself off. Greatness awaits!

SUB R2, R3, R1 LW R5, 0(R5) ADDI R4, R6, 1 ADD R3, R3, R1



## En DLX **sin** adelantamiento, este código acabaría en el ciclo...

Answer streak lost
We believe in yout

LD R1, O(R2) ; load R1 de la dirección 0+R2
DADDI R1, R1, #1 ; R1=R1+1
SD O(R2), R1 ; store R1 en dirección 0+R2
DADDI R2, R2, #4 ; R2=R2+4
DSUB R4, R3, R2 ; R4=R3-R2



# Ambas secuencias obtienen el mismo resultado. ¿Cuál será más rápida?



de reloj que (B)

registros \$t2 v \$t3

### Para esta secuencia de código, ¿qué conjunto de instrucciones es más eficiente en DLX?





### En DLX **con** adelantamiento, el mismo código acabaría en el ciclo...





### Sin adelantamiento. ¿En que ciclo se escribe el registro R4 en el banco de registros?

Wrong
Dig deep on the next one!

SUB R2, R3, R1 LW R5, 0(R5) ADDI R4, R5, 1 ADD R3, R3, R1



### ¿CPI medio si del 14% de instrucciones de control, el 65% cambia el PC? El salto evaluado en ID

9



0/4 = 0/65 = 0'091-> 310 COMO 110 ELECTIVA



### Al reordenar el código para evitar paradas, ¿Con que instrucción rellenaríais el *delay slot*?

Wrong Vothing worth having comes easy!

oop: lw R10, 0(R2) mul R11, R10, R5 sw R11, 0(R2) addi R2, R2, 4 bne R2, R4, loop



#### ¿Qué se copia en un registro intermedio como resultado de la ejecución de una fase?



#### ¿En qué fase se actualiza el PC cuando se lleva a cabo un salto condicional?



#### ¿Cuál es la principal diferencia de la ejecución segmentada frente a la secuencial?



#### ¿Qué instrucción dejaría en cada etapa la configuración que muestran los multiplexores?



#### ¿Qué instrucción dejaría en cada etapa la configuración que muestran los multiplexores?



#### ¿Para qué sirve el MUX alto de la etapa EX?



#### ¿Qué instrucción dejaría en cada etapa la configuración que muestran los multiplexores?



¿Qué tipo de riesgo surge cuando hay conflictos en los recursos HW por no ser suficientes?



#### ¿Qué registros de segmentación atraviesa el resultado de la ALU en una instrucción aritmética?



#### El tipo de cauce dinámico se aplica a unidades segmentadas...





#### ¿Qué instrucción dejaría en cada etapa la configuración que muestran los multiplexores?



#### ¿Qué ocurriría en el cauce de suma visto en clase sin los registros intermedios?



#### ¿Para qué sirve el MUX bajo de la etapa EX?



#### ¿Para qué sirve el MUX de la etapa WB?



#### ¿Cuál es la ganancia máxima de una unidad segmentada de 5 etapas para 500 instrucciones?



#### El tipo de cauce dinámico se aplica a unidades segmentadas...









#### En una unidad segmentada ¿para qué sirven los registros intermedios?



#### ¿Cuál es la eficiencia máxima de una unidad segmentada de 5 etapas para 500 instrucciones?





